

# **Chương 4** Bộ nhớ Cache

# Chương 4. Bộ nhớ cache

- 4.1 Tổng quan về bộ nhớ máy tính
- 4.2 Nguyên lý của bộ nhớ cache
- 4.3 Các thành phần trong thiết kế bộ nhớ cache
- 4.4 Kiến trúc cache của Pentium 4
- 4.5 Tổ chức cache trong ARM

# 4.1 Tổng quan về bộ nhớ máy tính Phân loại bộ nhớ máy tính

| Vị trí                                     | Hiệu suất                         |
|--------------------------------------------|-----------------------------------|
| Bên trong (vd: thanh ghi, cache, bộ nhớ    | Thời gian truy cập                |
| chính                                      | Chu kỳ xung nhịp                  |
| Bên ngoài (vd: đĩa quang, đĩa từ, băng từ) | Tốc độ truyền tải                 |
| Dung lượng                                 | Loại vật lý                       |
| Số lượng từ                                | Bán dẫn                           |
| Số lượng byte                              | Từ                                |
| Đơn vi truyền                              | Quang học                         |
| Từ                                         | Quang từ                          |
| Khối                                       | Tính chất vật lý                  |
| Phương pháp truy cập                       | Điện động/điện tĩnh (Dữ liệu có b |
| Tuần tư                                    | mất khi mất điện)                 |
| Truc tiếp                                  | Có thể xóa/không xóa được         |
| Ngẫu nhiên                                 | Tổ chức                           |
| Kết hợp                                    | Module bộ nhớ                     |

### Phân loại bộ nhớ

#### a. Vi trí

- Bô nhớ có thể ở trong và ngoài máy tính
- · Bộ nhớ chính là bộ nhớ trong
- Bô xử lý cần có bô nhớ cục bô riêng của nó: thanh ghi
- · Cache là một dang khác của bộ nhớ trong
- Bộ nhớ ngoài bao gồm các thiết bị lưu trữ ngoại vi có thể truy cập vào bộ xử lý thông qua bộ điều khiển I/O
- b. Dung lượng
  - · Bộ nhớ thường được biểu diễn dưới dạng byte
- c. Đơn vi truyền
  - Đối với bộ nhớ trong, đơn vị truyền bằng số lượng đường điện đi vào và ra khỏi module bô nhớ

#### e. Hiệu năng

Hai đặc điểm quan trọng nhất của bộ nhớ: dung lượng và hiệu năng

# Ba tham số hiệu năng được sử dụng:

# Thời gian truy cập (độ trễ)

- Đối với bộ nhớ truy cập ngẫu nhiên, nó là thời gian cần để thực hiện 1 thao tác đọc hoặc ghi
- Đối với bộ nhớ truy cập không ngẫu nhiên, nó là thời gian cần để đặt cơ chế đọc-ghi vào vị trí mong muốn

#### Chu kỳ bộ nhớ

- Thời gian truy cập cộng với thời gian cần trước khi truy cập thứ hai có thể bắt đầu
- Có thể cần thêm thời gian để các transients chết trên đường tín hiệu hoặc để khôi phục lại dữ liệu bị hỏng
- Liên quan đến hệ thống bus, không liên quan bộ xử lý

#### Tốc độ truyền tải

- Tốc độ truyền dữ liệu vào hoặc ra khỏi bô nhớ
- Đối với bộ nhớ truy cập ngẫu nhiên, tốc độ truyền tải bằng 1/(chu kỳ)

# Phân loại bộ nhớ (tiếp)

d. Phương pháp truy cập các khối dữ liệu

| Truy cập tuần                                                                                                                                 | Truy cập trực                                                                                                                          | Truy cập ngẫu                                                                                                                                                                                                                                                                                                         | Kết hợp                                                                                                                                                                                                                                                   |
|-----------------------------------------------------------------------------------------------------------------------------------------------|----------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-----------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|
| tự                                                                                                                                            | tiếp                                                                                                                                   | nhiên                                                                                                                                                                                                                                                                                                                 |                                                                                                                                                                                                                                                           |
| Bộ nhớ được tổ chức thành các đơn vị dữ liệu được gọi là bản ghi (record)     Truy cập được thực hiện tuần tự     Thời gian truy cập biến đổi | Có một cơ chế đọc-ghi chia sẻ     Mỗi khối hoặc bản ghi có một địa chỉ duy nhất dựa trên vị trí vật lý     Thời gian truy cập biến đổi | Mỗi vị trí trong bộ nhớ có một cơ chế định địa chỉ riêng     Thời gian truy cập vào một vị trí nhất định không đỗi và phụ thuộc vào chuỗi các truy cập trước đó     Một vị trí bất kỳ có thể được chọn ngẫu nhiên, định địa chỉ và truy cập trực tiếp     Bộ nhớ chính và một số bộ nhớ cache là truy cập ngẫu nhiên, | Một word được truy xuất dựa trên một phần nội dung thay vì địa chỉ của nó     Mỗi vị trí có cơ chế định địa chỉ riêng. Thời gian truy xuất là không đồi, phụ thuộc vào vị trí hoặc các truy cập trước đó     Bộ nhớ Cache có thể sử dụng truy cập kết hợp |

# f. Vật lý

- Các dạng phổ biến nhất là: Bộ nhớ bán dẫn, Bộ nhớ bề mặt từ, Bộ nhớ quang, Bộ nhớ quang từ
- Một số đặc điểm vật lý quan trọng của lưu trữ dữ liệu:
  - Bộ nhớ điện động (Volatile memory)
  - Thông tin bị suy yếu hoặc bị mất khi nguồn điện tắt
  - Bô nhớ điện tĩnh (Non-volatile memory)
  - Thông tin một khi đã được ghi thì sế không bị hư hỏng cho đến khi được cố tình thay đổi
  - Không cần cấp điện để giữ lại thông tin
  - Bộ nhớ bề mặt từ (Magnetic-surface memories)
  - Bộ nhớ điện tĩnh
  - Bộ nhớ bán dẫn (Semiconductor memory)
  - Bộ nhớ điện động hoặc điện tĩnh
  - Bộ nhớ không xoá được (Nonerasable memory)
  - Không thể thay đổi, trừ khi phá hủy các khối lưu trữ
  - Bộ nhớ chỉ đọc (ROM) là bộ nhớ bán dẫn thuộc loại này
- Với bộ nhớ truy cập ngẫu nhiên, vấn đề quan trong khi thiết kế là tổ chức hay sự sắp xếp vật lý của các bit để tạo thành các từ word

# g. Tổ chức bộ nhớ: mô hình phân cấp bộ nhớ

- Thiết kế bộ nhớ của máy tính cần trả lời ba câu hỏi:
  - How much? How fast? How expensive?
- Cần có sự cân đối giữa dung lượng, thời gian truy cập và chi phí
  - Thời gian truy cập nhanh hơn, chi phí lớn hơn cho mỗi bit
  - Dung lượng lớn hơn, chi phí nhỏ hơn cho mỗi bit
  - Dung lượng lớn hơn, thời gian truy cập chậm hơn
- Giải pháp cho tình trạng khó xử khi thiết kế bộ nhớ:
  - Không dựa hoàn toàn vào một thành phần hoặc công nghệ bộ nhớ
  - Sử dụng một hệ thống phân cấp bộ nhớ

# Bộ nhớ phân cấp - Sơ đồ • Chi phí trên bit giảm • Dung lượng tăng • Thời gian truy cập tăng • Tần suất truy cập bộ nhớ của VXL giảm Figure 4.1 The Memory Hierarchy













# a. Địa chỉ bộ nhớ cache

Bô nhớ ảo

- Bộ nhớ ảo
  - Cho phép các chương trình định địa chỉ bộ nhớ theo quan điểm logic, không liên quan đến số lượng bộ nhớ chính có sẵn
  - Khi được sử dụng, các trường địa chỉ trong lệnh chứa các đia chỉ ảo
  - Để đọc ra và ghi vào bộ nhớ chính, một khối quản lý bộ nhớ (MMU – Memory Management Unit) sẽ dịch từng địa chỉ ảo sang địa chỉ vật lý trong bộ nhớ chính



| Processor                 | Type                                 | Year of<br>Introduction | L1 Cache <sub>a</sub> | L2 cache       | L3 Cache                 |                                        |
|---------------------------|--------------------------------------|-------------------------|-----------------------|----------------|--------------------------|----------------------------------------|
| IBM 360/85                | Mainframe                            | 1968                    | 16 to 32 kB           | _              | _                        |                                        |
| PDP-11/70                 | Minicomputer                         | 1975                    | 1 kB                  | -              | -                        |                                        |
| VAX 11/780                | Minicomputer                         | 1978                    | 16 kB                 | -              | -                        |                                        |
| IBM 3033                  | Mainframe                            | 1978                    | 64 kB                 | _              | _                        |                                        |
| IBM 3090                  | Mainframe                            | 1985                    | 128 to 256 kB         | _              | _                        |                                        |
| Intel 80486               | PC                                   | 1989                    | 8 kB                  | _              | -                        | b. Kích                                |
| Pentium                   | PC                                   | 1993                    | 8 kB/8 kB             | 256 to 512 KB  | -                        | thước                                  |
| PowerPC 601               | PC                                   | 1993                    | 32 kB                 | _              | -                        | cache                                  |
| PowerPC 620               | PC                                   | 1996                    | 32 kB/32 kB           | _              | _                        |                                        |
| PowerPC G4                | PC/server                            | 1999                    | 32 kB/32 kB           | 256 KB to 1 MB | 2 MB                     | trong                                  |
| IBM S/390 G6              | Mainframe                            | 1999                    | 256 kB                | 8 MB           | -                        | môt số                                 |
| Pentium 4                 | PC/server                            | 2000                    | 8 kB/8 kB             | 256 KB         | -                        | bộ xử lý                               |
| IBM SP                    | High-end<br>server/<br>supercomputer | 2000                    | 64 kB/32 kB           | 8 MB           | -                        | bọ xư ty                               |
| CRAY MTAb                 | Supercomputer                        | 2000                    | 8 kB                  | 2 MB           | -                        |                                        |
| Itanium                   | PC/server                            | 2001                    | 16 kB/16 kB           | 96 KB          | 4 MB                     |                                        |
| Itanium 2                 | PC/server                            | 2002                    | 32 kB                 | 256 KB         | 6 MB                     |                                        |
| IBM<br>POWER5             | High-end<br>server                   | 2003                    | 64 kB                 | 1.9 MB         | 36 MB                    |                                        |
| CRAY XD-1                 | Supercomputer                        | 2004                    | 64 kB/64 kB           | 1MB            | -                        | a, Hai giá tri cách                    |
| IBM<br>POWER6             | PC/server                            | 2007                    | 64 kB/64 kB           | 4 MB           | 32 MB                    | nhau bằng dấu /<br>là cache chỉ thị và |
| IBM z10                   | Mainframe                            | 2008                    | 64 kB/128 kB          | 3 MB           | 24-48 MB                 | cache dữ liêu.                         |
| Intel Core i7<br>EE 990   | Workstaton/<br>server                | 2011                    | 6 × 32 kB/32 kB       | 1.5 MB         | 12 MB                    | b, Cả hai cache<br>đều là cache chỉ    |
| IBM<br>zEnterprise<br>196 | Mainframe/<br>Server                 | 2011                    | 24 × 64 kB/<br>128 kB | 24 × 1.5 MB    | 24 MB L3<br>192 MB<br>L4 | thị; Không có<br>cache dữ liệu.        |



# c. Ánh xạ bộ nhớ

- Bởi vì số đường cache ít hơn số khối bộ nhớ chính, cần có một thuật toán ánh xạ các khối bộ nhớ chính vào các đường bộ nhớ cache
- Ba kỹ thuật có thể được sử dụng:

#### Trực tiế

- Đơn giản nhất
- Ánh xạ mỗi khối của bộ nhở chính vào một đường cache có thể

#### Kêt hơp

- Cho phép một khối nhớ chính được nạp vào bất kỳ đường cache nào
- Logic điều khiển cache diễn giải địa chỉ bộ nhớ bằng một trường Tag và trường Word
- Để xác định một khối có ở trong một cache không, logic điều khiển cache phải cùng lúc kiểm tra Tag của tất cả các đường

#### Set Associative

 Thể hiện ưu điểm của cả phương pháp trực tiếp và kết hợp, đồng thời giảm nhược điểm







# Tổng kết ánh xạ trực tiếp

- Độ dài địa chỉ= (s + w) bits
- Number of addressable units = 2s+w words or bytes
- Kích thước khối= kích thước line = 2w words or bytes
- Số khối trong bộ nhớ chính =  $2^{s+w}/2^w = 2^s$
- Số line trong bộ nhớ cache = m = 2r
- Kích thước của tag = (s r) bits



#### Victim Cache

- Ban đầu được đề xuất để giảm các trễ xung đột trong các cache ánh xạ trực tiếp mà không ảnh hưởng đến thời gian truy cập nhanh của nó
- Bộ nhớ cache kết hợp hoàn toàn
- Kích thước điển hình là 4 đến 16 đường cache
- Nằm giữa bộ nhớ cache L1 được ánh xạ trực tiếp và cấp độ bộ nhớ tiếp theo





# Tổng hợp ánh xạ kết hợp

- Address length = (s + w) bits
- Number of addressable units = 2<sup>s+w</sup> words or bytes
- Block size = line size = 2w words or bytes
- Number of blocks in main memory = 2s+ w/2w = 2s
- Number of lines in cache = undetermined
- · Size of tag = s bits



# Set Associative Mapping

- Thể hiện ưu điểm của cả phương pháp trực tiếp và kết hợp đồng thời giảm nhược điểm
- · Cache bao gồm một số set
- Mỗi set chứa một số line
- Một khối sẽ được ánh xạ vào một line bất kỳ trong một set nhất định
- Ví dụ: 1 set có 2 line
  - Ánh xạ kết hợp 2 chiều
  - Một khối có thể nằm trong 1 trong 2 line trong một set





# Tổng kết ánh xạ Set Associative

- Address length = (s + w) bits
- Number of addressable units = 2s+w words or bytes
- Block size = line size = 2<sup>w</sup> words or bytes
- Number of blocks in main memory = 2s+w/2w=2s
- Number of lines in set = k
- Number of sets = v = 2d
- Number of lines in cache = m=kv = k \* 2d
- Size of cache =  $k * 2^{d+w}$  words or bytes
- Size of tag = (s d) bits







# d. Thuật toán Thay thế



- Khi bộ nhớ cache đã đầy, nếu một khối mới được đưa vào cache, một trong những khối hiện có phải được thay thế
- Đối với ax trực tiếp: chỉ có một line có thể cho một khối bất kỳ và không có sự lựa chọn nào khác
- Đối với các kỹ thuật kết hợp và set-associative, cần có một thuật toán thay thế
- Để đạt được tốc độ cao, thuật toán phải được thực hiện trong phần cứng

# 4 thuật toán thay thế phổ biến nhất

- Least recently used (LRU)
  - Hiệu quả nhất
  - Thay thế khối nằm trong cache lâu nhất mà không có tham chiếu đến nó
  - Do triển khai đơn giản, LRU là thuật toán thay thế phổ biến nhất
- First-in-first-out (FIFO)
  - Thay thế khối đã nằm trong cache lâu nhất
  - Dễ dàng thực hiện như một kỹ thuật vòng đệm hoặc round-robin
- Least frequently used (LFU)
  - Thay thế khối có ít tham chiếu đến nó nhất
  - · Có thể thực hiện bằng cách kết hợp một bộ đếm với mỗi line

## e. Chính sách ghi

Khi một khối trong cache được thay thế, có 2 trường hợp cần xem xét:

Nếu khối cũ trong cache không thay đổi, có thể ghi đè khối mới lên mà không cần ghi khối cũ ra trước

Nếu ít nhất 1 thao tác ghi đã được thực hiện trên 1 word trong line của cache thì bộ nhớ chính phải được cập nhật bằng cách ghi line của cache ra khối của bộ nhớ trước khi đưa khối mới vào Có hai vấn đề phải đối mặt:

Nhiều thiết bị có thể có quyền truy câp vào bô nhớ chính

Một vấn đề phức tạp hơn xảy ra khi nhiều bộ xử lý được gắn vào cùng một bus và mỗi bộ xử lý lại có cache cục bộ riêng - nếu một word bị thay đổi trong một cache, nó có thể làm mất hiệu lực một word trong các cache khác

# f. Kích thước Line

- Khi 1 khối dữ liệu được lấy ra và đặt trong cache, sẽ thu được không chỉ word mong muốn mà còn 1 số word liền kề
- Khi kích thước khối tăng, ban đầu tỷ lệ truy cập sẽ tăng do nguyên tắc cục bộ
- Khi kích thước khối tăng, dữ liệu hữu ích hơn được đưa vào cache
- Tỷ lệ truy cập bắt đầu giảm khi khối lớn dần và xác suất sử dụng thông tin mới tìm được sẽ thấp hơn xác suất tái sử dụng thông tin đã thay thế
- 2 tác đông:
- 1, Các khối lớn hơn làm giảm số lượng khối trong 1 cache
- 2, Khi 1 khối lớn lên, mỗi word thêm vào lại càng khác word yêu câu

# Write Through

và Write Back

- Write through
  - Kỹ thuật đơn giản nhất
  - Tất cả các thao tác ghi được thực hiện cho bộ nhớ chính cũng như cache
  - Nhược điểm: tạo ra lưu lượng bộ nhớ đáng kể và có thể tạo ra nút cổ chai
- Write back
  - Giảm bộ nhớ ghi
  - Chỉ cập nhật trong bộ nhớ cache
  - Các bộ nhớ chính không có hiệu lực. Do đó truy cập bằng các mô-đun I / O chỉ có thể được cho phép thông qua cache
  - Nhược điểm: mạch phức tạp và khả năng có nút cổ chại

# g. Cache nhiều cấp

- Khi mật độ logic tăng lên, cache có thể nằm trên cùng chip với bộ xử lý
- Cache trên chip làm giảm hoạt động bus ngoài của bộ xử lý; tăng tốc thời gian xử lý và tăng hiệu năng toàn hệ thống
  - Khi chỉ thị yêu cầu hoặc dữ liệu được tìm thấy trong cache trên chip, truy cập bus được loại bỏ
  - During this period the bus is free to support other transfers
  - Truy cập bộ nhớ cache trên chip sẽ nhanh hơn đáng kể so với các chu trình bus trạng thái zero-wait
  - Trong giai đoạn này, bus tự do hỗ trợ các lượt truyền khác
- Cache 2 cấp: Cache bên trong là cấp1 (L1), Cache bên ngoài là cấp 2 (L2)
- Tiết kiệm tiềm năng do sử dụng cache L2 phụ thuộc vào tỷ lệ truy cập vào cả cache L1 và L2
- Việc sử dụng cache nhiều cấp làm cho các vấn đề thiết kế liên quan đến cache phức tạp hơn, gồm kích thước, thuật toán thay thế, chính sách ghi



| Problem                                                                                                                                                                                                                              | Solution                                                                                                                                              | Processor on which<br>Feature First<br>Appears |                   |
|--------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------|-------------------------------------------------------------------------------------------------------------------------------------------------------|------------------------------------------------|-------------------|
| External memory slower than the system bus.                                                                                                                                                                                          | Add external cache using<br>faster memory<br>technology.                                                                                              | 386                                            |                   |
| Increased processor speed results in external bus becoming a bottleneck for cache access.                                                                                                                                            | Move external cache on-<br>chip, operating at the<br>same speed as the<br>processor.                                                                  | 486                                            |                   |
| Internal cache is rather small, due to limited space on chip                                                                                                                                                                         | Add external L2 cache<br>using faster technology<br>than main memory                                                                                  | 486                                            | Cache             |
| Contention occurs when both the<br>Instruction Prefetcher and the Execution<br>Unit simultaneously require access to the<br>cache. In that case, the Prefetcher is stalled<br>while the Execution Unit's data access<br>takes place. | Create separate data and instruction caches.                                                                                                          | Pentium                                        | Pentium<br>4      |
| Increased processor speed results in external bus becoming a bottleneck for L2 cache access.                                                                                                                                         | Create separate back-side<br>bus that runs at higher<br>speed than the main<br>(front-side) external bus.<br>The BSB is dedicated to<br>the L2 cache. | Pentium Pro                                    |                   |
|                                                                                                                                                                                                                                      | Move L2 cache on to the<br>processor chip.                                                                                                            | Pentium II                                     | Bảng 4.4<br>Intel |
| Some applications deal with massive<br>databases and must have rapid access to                                                                                                                                                       | Add external L3 cache.                                                                                                                                | Pentium III                                    | Cache             |
| large amounts of data. The on-chip caches are too small.                                                                                                                                                                             | Move L3 cache on-chip.                                                                                                                                | Pentium 4                                      | Evolution         |

# Cache thống nhất / cache phân chia

- Phân chia cache trở nên phổ biến:
  - 1 dành cho chỉ thị / 1 cho dữ liệu
  - Tồn tại ngang hàng, thường là 2 cache L1
- Ưu điểm của cache thống nhất:
  - Tốc độ truy cập cao hơn
    - Cân bằng tải của chỉ thị và dữ liệu được nạp tự động
    - · Chỉ cần thiết kế và thực hiện một bộ nhớ cache
  - Xu hướng: cache phân chia ở L1 và cache thống nhất ở các cấp cao hơn
- Ưu điểm của cache phân chia:
  - Loại bỏ sự cạnh tranh cache giữa khối tìm nạp / giải mã lệnh và khối thực hiện
    - · Quan trọng trong pipelining



# Các chế độ hoạt động Cache Pentium 4

| Conti | Control Bits |        | Operating Mode |             |  |
|-------|--------------|--------|----------------|-------------|--|
| NW    | Cache Fills  |        | Write Throughs | Invalidates |  |
| 0     | En           | abled  | Enabled        | Enabled     |  |
| 0     | Dis          | sabled | Enabled        | Enabled     |  |
| 1     | Dis          | sabled | Disabled       | Disabled    |  |

Note: CD = 0; NW = 1 là kết hợp không hợp lệ.

# ARM Cache và tổ chức bộ đệm ghì virtual address Address physical address Translation ARM Core Level 1 Level 2 Cache(s) Cache R15 Memory R0Write buffer

# Đặc tính Cache ARM

| Core               | Cache<br>Type | Cache<br>Size (kB)  | Cache<br>Line Size<br>(words) | Associativity | Location | Write<br>Buffer<br>Size<br>(words) |
|--------------------|---------------|---------------------|-------------------------------|---------------|----------|------------------------------------|
| ARM720T            | Unified       | 8                   | 4                             | 4-way         | Logical  | 8                                  |
| ARM920T            | Split         | 16/16 D/I           | 8                             | 64-way        | Logical  | 16                                 |
| ARM926EJ-S         | Split         | 4-128/4-<br>128 D/I | 8                             | 4-way         | Logical  | 16                                 |
| ARM1022E           | Split         | 16/16 D/I           | 8                             | 64-way        | Logical  | 16                                 |
| ARM1026EJ-S        | Split         | 4-128/4-<br>128 D/I | 8                             | 4-way         | Logical  | 8                                  |
| Intel<br>StrongARM | Split         | 16/16 D/I           | 4                             | 32-way        | Logical  | 32                                 |
| Intel Xscale       | Split         | 32/32 D/I           | 8                             | 32-way        | Logical  | 32                                 |
| ARM1136-JF-S       | Split         | 4-64/4-64<br>D/I    | 8                             | 4-way         | Physical | 32                                 |

# Tổng kết

# Chương 4

- Đặc điểm của hệ thống bộ nhớ
  - Vị trí
- Dung lượngĐơn vị truyền
- Bộ nhớ phân cấp
  - How much?
- · How fast?
- · How expensive?
- Nguyên lý bộ nhớ Cache

# Bộ nhớ Cache

- · Các yếu tố trong thiết kế
- cache Địa chỉ bộ nhớ cache
- Kích thước bộ nhớ cache
- Ánh xạ bộ nhớ
- Thuật toán thay thế
- · Chính sách ghi
- Kích thước line
- Cache nhiều cấp
- Tổ chức cache Pentium 4
- Tổ chức cache ARM